这篇文章将为大家详细讲解有关Makefile的示例分析,小编觉得挺实用的,因此分享给大家做个参考,希望大家阅读完这篇文章后可以有所收获。
1.hello:main.o fun1.o fun2.o
gcc main.o fun1.o fun2.o-o hello
(目标):(依赖)
(命令)
2.变量
object= main.o fun1.o fun2.o
hello:$(object)
gcc $(object) -o hello
3.系统默认的变量
$^:代表所有依赖文件
$@:代表目标
$<:代表第一个依赖文件
hello:main.o fun1.o fun2.o
可以写成这样:
gcc $^ -o $@
关于“Makefile的示例分析”这篇文章就分享到这里了,希望以上内容可以对大家有一定的帮助,使各位可以学到更多知识,如果觉得文章不错,请把它分享出去让更多的人看到。
C语言中的makefile怎么使用
C语言中的makefile怎么使用这篇“C语言中的makefile...
Linux中的Makefile怎么用
怎么进行Makefile分析
用户名
密码
记住登录状态 忘记密码?
邮箱
确认密码
我已阅读并同意 用户协议